數位電路里的譯碼器以及Rs觸發器的輸入低電平有效到底什麼意思,求解答

時間 2021-10-14 21:09:11

1樓:匿名使用者

輸入訊號可以是0低電平或1高電平,低電平有效表示觸發器和譯碼器只會在輸入訊號=0時才作出應有動作,高電平時就無動作。

2樓:匿名使用者

數位電路里高電平為“1”、低電平為“0”,是說數位電路里的觸發條件是高電平觸發的就是高電平有效,觸發條件是低電平觸發的就是低電平有效,也就是說數位電路里譯碼器以及rs觸發器的輸入端為0時電路被觸發。

3樓:晁韻楣

對於引腳是低電平有效的,那麼輸入低電平或直接接gnd就是有效電平。

4樓:摩羯弱弱的騎士

低電平有效的意思是:在引腳上施加低電平的時候,這個功能觸發了(當然要把引腳功能選擇為對應的功能。)

例如某個具備c\t\s\功能的引腳,在引腳上施加低電平時,cts功能被觸發,cpu內部做出反應(好像是開始傳送串列埠資料,具體要查cpu手冊了)。施加高電平時沒有反應。

再例如:74ls373的le訊號是高電平有效,加在le上為高電平時,就可以把資料鎖存,加低電平時就沒有反應了。就是高電平的時候,鎖存功能有效。

簡單的說,低電平有效,就是施加低電平的時候,對應功能被觸發(有效)。

5樓:聽花落的聲音

就是你想在哪根線輸入訊號就把哪根線的電平拉低。

比如在三八譯碼器的輸入端a2a1a0三根線,輸入111這個值,譯碼結果是8,於是相應的輸出端的y7就輸出低電平,其餘線輸出高電平。

又或者晶片的選通端,如果有空心的小圓圈(也就是取非得標誌)就是表示低電平有效,此時只有當把這一段的電平拉低,晶片才處於選通狀態,正常工作。

順帶:你投錯區了

數位電路中的基本rs觸發器

6樓:安全護航

所謂記憶功能,就是它不斷電的情況下,如果不觸發,它就保持著原來的0和1,不會變的,直至再次觸發才會變。確定它的狀態有一張真值表,照上面看就行了,不要問為什麼,因為,設計生產出來的元件就起這個作用,需要別的狀態,就要換別的元件了。

數位電路rs觸發器中r非是復位端,s非是置位端,那如果換成r是復位端還是置位端,沒有非的

7樓:一葉扁舟輕輕地

關鍵是利用bai與非門輸入du至少有一個0就輸出1,即見零zhi出dao一的原理。

如左圖,r非是復內位端容,s非是置位端,經過一個反相器,換成r就是復位端,s就是置位端。

如右圖,cp與r、s與操作後再控制,r、s的動作就受到cp的控制。cp=0時就不允許r、s進行復位或置位。

8樓:匿名使用者

r非是復位端,s非是置位端,“非”的意思是低電平有效。

沒有“非”是高電平有效。

數位電路中,與非門的輸入端的小圓圈表示什麼意思?

9樓:匿名使用者

小圓圈表示低電平有效,而邏輯符號的意義不變。

在中規模器件中經常見到這樣的表示法,如觸發器、計數器的控制端。像常用的74ls138譯碼器有三個片選端,其中一個是高電平有效,兩個是低電平有效,三者是“與”的關係,邏輯圖上低電平的輸入端要有小圈。

在基本的閘電路中一般輸入端不畫小圓圈,可以轉換成輸入端為高電平有效的正邏輯表示法。

與非門輸入端加小圓圈,就是低電平有效(負邏輯系統)的與門:輸入全為 0 時輸出才為 0 ,也就是高電平有效(正邏輯系統)的或門,二者的真值表是一致的。

擴充套件資料

與非門的計算方法:

與非門是與門和非門的結合,先進行與運算,再進行非運算。

與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平。

10樓:黑豹

不論輸入還是輸出,小圓圈都是表示低電平有效,而邏輯符號的意義不變。在中規模器件中經常見到這樣的表示法,如觸發器、計數器的控制端。像常用的74ls138譯碼器有三個片選端,其中一個是高電平有效,兩個是低電平有效,三者是“與”的關係,邏輯圖上低電平的輸入端就要有小圈。

在基本的閘電路中一般輸入端不畫小圓圈,可以轉換成輸入端為高電平有效的正邏輯表示法。

與非門輸入端加小圓圈,就是低電平有效(負邏輯系統)的與門:輸入全為 0 時輸出才為 0 ,也就是高電平有效(正邏輯系統)的或門,二者的真值表是一致的。

y = ( a' b' ) '

= a + b

11樓:匿名使用者

表示低電平有效,就是說此管腳為低電平時晶片行使此腳定義的功能,比如此腳為使能(en),低電平時晶片輸出正常,為高電平時,輸出多為高阻態。

12樓:匿名使用者

輸入端沒有圓圈啊,輸出有

74ls138的輸出,是低電平有效,還是高電平有效?低電平有效是什麼含義

13樓:1最愛傻狍子

個人感覺 應該是看輸出吧 也就是真值表裡的y如果顯示零可以輸出應該是低電平有效 如果不是顯示1可以輸出應該就是高電平有效

14樓:匿名使用者

上面兩位都是答非所問。誰能知道正解,請共享下。謝謝

15樓:匿名使用者

懸空就是該管腳既不接高電平也不接低電平,什麼也不接。這時電路上電會處於一種不定狀態,就會出現可能是高電平,可能是低電平。也就是你所說的“懸空是高電平還是低電平”。

使用電路中最好不要懸空。

16樓:匿名使用者

有效電平要用電壓表測量謝謝

數位電路ddn幀中繼光纖的區別,數位電路 DDN 幀中繼 光纖的區別?

小時候很帥很帥 用數字訊號完成對數字量進行算術運算和邏輯運算的電路稱為數位電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數位電路由半導體工藝製成的若干數字整合器件構造而成。邏輯閘是數字邏輯電路的基本單元。儲存器是用來儲存二進位制資料的數位電路。從整體上看,數位電路可...

跪求數位電路課程設計《簡易計算器

設計要求 1 分析設計要求,明確效能指標。必須仔細分析課題要求 效能 指標及應用環境等,廣開思路,構思出各種總體方案,繪製結構框圖。2 確定合理的總體方案。對各種方案進行比較,以電路的先進性 結構的繁簡 成本的高低及製作的難易等方面作綜合比較,並考慮器件的 敲定可行方案。3 設計各單元電路。總體方案...

數位電路和類比電路的工作各有何特點

馮忠懷裳 數位電路工作時對阻 容 三極體等器件要求都不大,工作時其器件都處於開關狀態,類比電路工作時對元件要求高不便於整合和運算。數位電路可以產生的電壓不止兩種可以有很多種,要取決於它的位數。在判斷電路型別時只要判斷其器件是否處於開關狀態 蹇玉蘭卓雪 數位電路工作時,通訊訊號只有兩種狀態 0和1 具...