數位電路ddn幀中繼光纖的區別,數位電路 DDN 幀中繼 光纖的區別?

時間 2021-05-05 07:59:18

1樓:小時候很帥很帥

用數字訊號完成對數字量進行算術運算和邏輯運算的電路稱為數位電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數位電路由半導體工藝製成的若干數字整合器件構造而成。

邏輯閘是數字邏輯電路的基本單元。儲存器是用來儲存二進位制資料的數位電路。從整體上看,數位電路可以分為組合邏輯電路和時序邏輯電路兩大類。

ddn(digital data network,數字資料網,)是適合這些業務發展的一種傳輸網路。它是將數萬、數十萬條以光纜為主體的數位電路,通過數位電路管理裝置,構成一個傳輸速率高、***,網路延時小,全透明、高流量的資料傳輸基礎網路。

幀中繼( frame relay)是一種用於連線計算機系統的面向分組的通訊方法。它主要用在公共或專用網上的區域網互聯以及廣域網連線。大多數公共電信局都提供幀中繼服務,把它作為建立高效能的虛擬廣域連線的一種途徑。

幀中繼是進入頻寬範圍從56kbps到1.544mbps的廣域分組交換網的使用者介面。

光纖是光導纖維的簡寫,是一種由玻璃或塑料製成的纖維,可作為光傳導工具。傳輸原理是『光的全反射』。光纖是一種傳輸的介質,各種資料訊號通過裝置轉換為光訊號都可以通過光纖進行傳輸。

2樓:匿名使用者

呵呵,我覺得問這個問題的人不怎麼行啊,要知道它們的區別自已去看看不就什麼都知道了,為什麼要到這兒來浪費積分了,我就搞不懂了,而且自已通過這個過程對自已是有好處的。

什麼是sdh(數位電路)??

3樓:月似當時

數位電路是用數字訊號完成對數字量進行算術運算和邏輯運算的電路。

由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數位電路由半導體工藝製成的若干數字整合器件構造而成。邏輯閘是數字邏輯電路的基本單元。

儲存器是用來儲存二進位制資料的數位電路。從整體上看,數位電路可以分為組合邏輯電路和時序邏輯電路兩大類。

數字整合器件所用的材料以矽材料為主,在高速電路中,也使用化合物半導體材料,例如砷化鎵等。

邏輯閘是數位電路中一種重要的邏輯單元電路 。ttl邏輯閘電路問世較早,其工藝經過不斷改進,至今仍為主要的基本邏輯器件之一。隨著cmos工藝的發展,ttl的主導地位受到了動搖,有被cmos器件所取代的趨勢。

擴充套件資料

特點:1、 同時具有算術運算和邏輯運算功能

數位電路是以二進位制邏輯代數為數學基礎,使用二進位制數字訊號,既能進行算術運算又能方便地進行邏輯運算(與、或、非、判斷、比較、處理等),因此極其適合於運算、比較、儲存、傳輸、控制、決策等應用。

2、 實現簡單,系統可靠

以二進位制作為基礎的數字邏輯電路,可靠性較強。電源電壓的小的波動對其沒有影響,溫度和工藝偏差對其工作的可靠性影響也比類比電路小得多。

3、 整合度高,功能實現容易

整合度高,體積小,功耗低是數位電路突出的優點之一。電路的設計、維修、維護靈活方便,隨著積體電路技術的高速發展,數字邏輯電路的整合度越來越高。

積體電路塊的功能隨著小規模積體電路(ssi)、中規模積體電路(msi)、大規模積體電路(lsi)、超大規模積體電路(vlsi)的發展也從元件級、器件級、部件級、板卡級上升到系統級。

4樓:

sdh核心就是應用了波分多路複用技術,就是一條光纖通道上傳輸多條訊號,sdh網路是atm,ddn等中繼網路服務的承載網

5樓:

sdh原理是光路複用,

打個比方

一般的光收光發只能傳送一路光訊號,而sdh將很多路光訊號調製複用成不同波長的一路光訊號,在另一端再解複用回來,從而實現多路訊號在一條光纖上傳播,這就是sdh

數位電路。高手進,高手進數位電路題求解答 需要過程謝謝

老鼠阿爾吉儂 既然是低電平有效,那7個輸入就是00101010,因為i5 0嘛,i5 1所以得知i5,i3,i1為1,為1的輸入裡面i5的優先順序別最高嘛,所以只編優先順序最高這個,編碼器就是把10進位制換2進位制,把5編成2進位制就是5 101,但是輸出是低電平,所以非一下,就是010。你只要記住...

怎樣學好數位電路,如何學好數位電路呢?我很差的基礎,

理解書本內容,多做實驗 數電比模電容易多了,關鍵是要掌握每種電路和器件的規律,多分析幾個具體問題,就ok啦!呵呵,我是教數字邏輯的老師哦,其實它很好學的啊,邏輯代數是基礎,記住閘電路的輸入輸出特性就可以了,分析電路一定要畫出真值表才可以哦.還有問題就可以問我.只有一個辦法 用 心 學 如何學好數位電...

數位電路設計,數位電路設計實驗報告(5選1即可)

圭虎貿依絲 1 與非門實現與非功能,即l a b 用 表示非 a b先與 再求非,輸入同時為1輸出才為0,否則為1 0的遮蔽作用 真值表如下 ab l001 0111 0111 0異或門l a b,輸入不同則輸出為1,否則為0 可用於半加器設計 真值表如下 ab l000 0111 0111 0全加...