1樓:墨汁諾
觸發器的非同步端一般是指非同步清零端或非同步置位端。
與同步清零端或同步置位端相比,兩者區別如下:
同步清零或置位,電平有效後,時鐘上升沿(或下降沿)時刻,清零或置位操作發生;
非同步清零或置位,只要電平有效,清零或置位操作馬上發生。
以74ls74為例:
74ls74只有非同步置位/pre1、/pre2和非同步清零/clr1、/clr2。
74ls74是一個雙d觸發器,可以用來設計二位二進位制加法計數器。
原理:74ls74為雙d觸發器,即帶有兩個d觸發器,令其各為一個計數器,再將其串聯即可形成一個加法金屬器。
組成非同步計數器的觸發器不是共用同一個時鐘源,觸發器的翻轉不同時發生。
分類:計數器按計數脈衝的輸入方式可分為:同步計數器和非同步計數器。
2樓:寶貝麼麼樂園
用d觸發器設計非同步十進位制計數器
要有原理圖
快點還有分加
xiaomianji | 瀏覽 815 次
釋出於2013-11-17 14:49
#荒漠探險-答題闖關 好禮連連#
最佳答案
應該是利用d觸發器構成計數器
數位電路實驗設計:d觸發器組成的4位非同步二進位制加法計數器
2009-12-14 19:09
一、選用晶片74ls74,管腳圖如下:
說明:74ls74是上升沿觸發的雙d觸發器, d觸發器的特性方程為
二、設計方案:
用觸發器組成計數器。觸發器具有0 和1兩種狀態,因此用一個觸發器就可以表示一位二進位制數。如果把n個觸發器串起來,就可以表示n位二進位制數。
對於十進位制計數器,它的10 個數碼要求有 10 個狀態,要用4位二進位制數來構成。下圖是由d觸發器組成的4位非同步二進位制加法計數器。
三、實驗臺:
四、佈線:
1、將晶片(1)的引腳4、10連到一起,
2、將晶片(2)的引腳4、10連到一起,
3、將晶片(1)的引腳10和晶片(2)的引腳10連到一起,
4、將晶片(1)的引腳10連到+5v;
5、將晶片(1)的引腳1、13連到一起,
6、將晶片(2)的引腳1、13連到一起,
7、將晶片(1)的引腳13和晶片(2)的引腳13連到一起,
8、將晶片(1)的引腳13連到+5v;
9、將晶片(1)的引腳3接到時鐘訊號cp
10、將晶片(1)的引腳2、6接到一起,再將引腳2接到引腳11
11、將晶片(1)的引腳8、12接到一起,再將晶片(1)的引腳8接到晶片(2)的引腳3
12、將晶片(2)的引腳2、6接到一起,再將引腳6接到引腳11
13、將晶片(1)的引腳5、9分別接到q0、q1,再將晶片(2)的引腳5、9分別接到q2、q3
14、分別將兩晶片的14腳接電源+5v,分別將兩晶片的7腳接地0v。
五、驗證:
接通電源on,預設輸出 原始狀態0000
每輸入一個cp訊號(單擊cp), 的狀態就會相應的變化,變化規律為0000(原始狀態)、1000、0100、1100、0010、1010、0110、1110、0001、1001、0101、1101、0011、1011、0111、1111
用74ls74整合雙d觸發器設計一個兩位二進位制非同步減計數器 請給出電路原理圖····謝謝···
3樓:lz夏洛子爵
非同步計數器(亦稱波紋計數器,行波計數器):
組成非同步計數器的觸發器不是共用同一個時鐘源,觸發器的翻轉不同時發生。
分類:計數器按計數脈衝的輸入方式可分為:同步計數器和非同步計數器。
實現方法:
1、同步計數器:實現是將計數脈衝引至所有的觸發器的cp端,使應翻轉的觸發器能夠同時的翻轉;
2、非同步計數器:實現是不將計數脈衝引至所有的觸發器的cp端,而是將其它的觸發器的輸出引至其他的觸發器的cp端,是不同時發生的。
特點:與同步計數器相比較,由於觸發器不是共用同一個時鐘源,觸發器的翻轉不能同時發生,所以工作速度慢。
4樓:喵嗚的小可愛哇
見下圖:
【補充】:
非同步計數器(亦稱波紋計數器,行波計數器):
組成非同步計數器的觸發器不是共用同一個時鐘源,觸發器的翻轉不同時發生。
分類:計數器按計數脈衝的輸入方式可分為:同步計數器和非同步計數器。
5樓:跳出海的魚
原理圖如下:
【補充】:
非同步計數器(亦稱波紋計數器,行波計數器):
組成非同步計數器的觸發器不是共用同一個時鐘源,觸發器的翻轉不同時發生。
分類:計數器按計數脈衝的輸入方式可分為:同步計數器和非同步計數器。
實現方法:
(1)同步計數器:實現是將計數脈衝引至所有的觸發器的cp端,使應翻轉的觸發器能夠同時的翻轉;
(2)非同步計數器:實現是不將計數脈衝引至所有的觸發器的cp端,而是將其它的觸發器的輸出引至其他的觸發器的cp端,是不同時發生的。
特點:與同步計數器相比較,由於觸發器不是共用同一個時鐘源,觸發器的翻轉不能同時發生,所以工作速度慢。
6樓:來自明中都城意氣風發的核桃
用74ls74整合雙d觸發器設計一個兩位二進位制非同步減計數器 請給出電路原理圖····謝謝···
用cc4013活74ls74d觸發器構成4位二進位制非同步加法計數器,rd和sd應該怎麼處理
7樓:喵嗚的小可愛哇
利用d觸發器構成計數器,數位電路實驗設計:d觸發器組成的4位非同步二進位制加法計數器。
一、選用晶片74ls74,管腳圖如下。說明:74ls74是上升沿觸發的雙d觸發器, d觸發器的特性方程為
二、設計方案:用觸發器組成計數器。觸發器具有0 和1兩種狀態,因此用一個觸發器就可以表示一位二進位制數。
如果把n個觸發器串起來,就可以表示n位二進位制數。對於十進位制計數器,它的10 個數碼要求有 10 個狀態,要用4位二進位制數來構成。
三、佈線:
1、將晶片(1)的引腳4、10連到一起,
2、將晶片(2)的引腳4、10連到一起,
3、將晶片(1)的引腳10和晶片(2)的引腳10連到一起,
4、將晶片(1)的引腳10連到+5v;
5、將晶片(1)的引腳1、13連到一起,
6、將晶片(2)的引腳1、13連到一起,
7、將晶片(1)的引腳13和晶片(2)的引腳13連到一起,
8、將晶片(1)的引腳13連到+5v;
9、將晶片(1)的引腳3接到時鐘訊號cp
10、將晶片(1)的引腳2、6接到一起,再將引腳2接到引腳11
11、將晶片(1)的引腳8、12接到一起,再將晶片(1)的引腳8接到晶片(2)的引腳3
12、將晶片(2)的引腳2、6接到一起,再將引腳6接到引腳11
13、將晶片(1)的引腳5、9分別接到q0、q1,再將晶片(2)的引腳5、9分別接到q2、q3
14、分別將兩晶片的14腳接電源+5v,分別將兩晶片的7腳接地0v。
四、驗證:
接通電源on,預設輸出 原始狀態0000
每輸入一個cp訊號(單擊cp), 的狀態就會相應的變化,變化規律為0000(原始狀態)、1000、0100、1100、0010、1010、0110、1110、0001、1001、0101、1101、0011、1011、0111、1111
8樓:匿名使用者
應該是利用d觸發器構成計數器
數位電路實驗設計:d觸發器組成的4位非同步二進位制加法計數器
2009-12-14 19:09
一、選用晶片74ls74,管腳圖如下:
說明:74ls74是上升沿觸發的雙d觸發器, d觸發器的特性方程為
二、設計方案:
用觸發器組成計數器。觸發器具有0 和1兩種狀態,因此用一個觸發器就可以表示一位二進位制數。如果把n個觸發器串起來,就可以表示n位二進位制數。
對於十進位制計數器,它的10 個數碼要求有 10 個狀態,要用4位二進位制數來構成。下圖是由d觸發器組成的4位非同步二進位制加法計數器。
三、實驗臺:
四、佈線:
1、將晶片(1)的引腳4、10連到一起,
2、將晶片(2)的引腳4、10連到一起,
3、將晶片(1)的引腳10和晶片(2)的引腳10連到一起,
4、將晶片(1)的引腳10連到+5v;
5、將晶片(1)的引腳1、13連到一起,
6、將晶片(2)的引腳1、13連到一起,
7、將晶片(1)的引腳13和晶片(2)的引腳13連到一起,
8、將晶片(1)的引腳13連到+5v;
9、將晶片(1)的引腳3接到時鐘訊號cp
10、將晶片(1)的引腳2、6接到一起,再將引腳2接到引腳11
11、將晶片(1)的引腳8、12接到一起,再將晶片(1)的引腳8接到晶片(2)的引腳3
12、將晶片(2)的引腳2、6接到一起,再將引腳6接到引腳11
13、將晶片(1)的引腳5、9分別接到q0、q1,再將晶片(2)的引腳5、9分別接到q2、q3
14、分別將兩晶片的14腳接電源+5v,分別將兩晶片的7腳接地0v。
五、驗證:
接通電源on,預設輸出 原始狀態0000
每輸入一個cp訊號(單擊cp), 的狀態就會相應的變化,變化規律為0000(原始狀態)、1000、0100、1100、0010、1010、0110、1110、0001、1001、0101、1101、0011、1011、0111、1111
如何用JK觸發器構成D觸發器電路圖
莊生曉夢 d觸發器的狀態方程是 q d,jk觸發器的狀態方程是 q jq k q。d觸發器有兩種觸發方式 電平觸發和邊緣觸發。前者可以在cp 時鐘脈衝 等於1時觸發,後者主要在cp的前面觸發 正跳0 1 d觸發器的二次狀態取決於d端觸發前的狀態,即二次狀態 d,因此具有設定0和1的兩個功能。對於邊緣...
如何用D觸發器構成2倍頻電路,如何用D觸發器實現2位2進位制計數器電路圖
這個很簡單 先用兩個d觸發器組成四分頻電路,然後將cp 二分頻 四分頻用與閘電路實現所需要的輸出。先用兩個d觸發器組成四分頻電路,然後將cp 二分頻 四分頻用與閘電路實現所需要的輸出。示波器顯示的波形 最上面的a通道 紅色 就是輸入波形,最下面的d通道 深藍色 就是輸出波形。用d觸發器怎樣設計四分頻...
用cc4013活74ls74d觸發器構成4位二進位制非同步加法計
喵嗚的小可愛哇 利用d觸發器構成計數器,數位電路實驗設計 d觸發器組成的4位非同步二進位制加法計數器。一 選用晶片74ls74,管腳圖如下。說明 74ls74是上升沿觸發的雙d觸發器,d觸發器的特性方程為 二 設計方案 用觸發器組成計數器。觸發器具有0 和1兩種狀態,因此用一個觸發器就可以表示一位二...